| Лабораторная работа №3 | M3137         | 2022         |
|------------------------|---------------|--------------|
| ISA                    | Нартов Дмитри | й Николаевич |

**Цель работы:** знакомство с архитектурой набора команд RISC-V.

**Инструментарий и требования к работе:** C++ 20, Clang 14.0.5.

**Описание:** Разработать программу-транслятор, с помощью которой можно преобразовывать машинный код в текст программы на языке Ассемблера с набором команд RISC-V.

# Система кодирования команд RISC-V.

Немного информации об этой ISA. RISC-V - это свободно распространяемая ISA, которая придерживается принципа RISC. Как известно существует два больших подхода к проектированию набора инструкции: RISC и CISC. RISC - reduced instruction set computer. Главная особенность заключается в максимальной упрощении инструкции, вследствие чего получаем небольшое ускорение, так как компьютеру проще обрабатывать инструкцию. CISC - complex instruction set computer. Здесь каждая команда может быть представлена как несколько низкоуровневых команд. Можно также подчеркнуть, что RISC-V является load/store архитектурой, что означает существование двух групп команд: load/store, которые обращаются к памяти, и ALU, которые используют, только регистры процессора.

Перейдем к инструкциями, а именно их типам и кодировании. Так как мы рассматриваем только набор команд RV32I и стандартное расширение RV32M. Именно поэтому у нас каждая инструкции кодируется 32 битами. Выше было сказано что команды делятся на 2 группы, на самом деле их 4, к которым добавляется еще 2 типа, когда мы начинаем касаться кодирования констант.

| 31    | 25     | 24 2      | 0 19 | 15 14 | 12 11 | 7                   | 6      | 0   |      |
|-------|--------|-----------|------|-------|-------|---------------------|--------|-----|------|
| funct | 7      | rs2       | rs1  | func  | t3    | $^{\mathrm{rd}}$    | opcode | R-  | type |
|       |        |           | •    |       | •     |                     |        |     |      |
| i     | mm[11: | 0]        | rs1  | func  | t3    | $^{\mathrm{rd}}$    | opcode | I-t | ype  |
|       |        |           | •    | '     | '     |                     |        |     |      |
| imm[1 | 1:5]   | rs2       | rs1  | func  | t3 in | mm[4:0]             | opcode | S-1 | type |
|       |        |           | •    | '     | •     |                     |        |     |      |
|       |        | imm[31:12 | 2]   |       |       | $^{\mathrm{rd}}$    | opcode | U-  | type |
|       |        | imm[31:12 | 2]   | •     |       | $\operatorname{rd}$ | opcode | U-  | typ  |

Перед тем, как описывать каждый тип, нужно объяснить условные обозначения: opcode - код инструкции, funct3 и funct7 используются, чтобы

различить команды с одинаковым opcode. rd - номер регистра-приемника, rs1 - номер регистра источника, rs2 - номер регистра-операнда. imm - операнды-константы.

- R register, "регистр, регистр".
- I immediate, "непосредственное значение, регистр".
- S store, "регистр, регистр, непосредственное значение".
- U uppper, "непосредственное значение, регистр".

| 31 30 25            | 24 21 20     | 19  | 15 14 12 | 2 11 8 7        | 6 0    |        |
|---------------------|--------------|-----|----------|-----------------|--------|--------|
| funct7              | rs2          | rs1 | funct3   | rd              | opcode | R-type |
|                     |              |     |          | •               |        | •      |
| imm[1               | 1:0]         | rs1 | funct3   | $_{ m rd}$      | opcode | I-type |
|                     |              |     |          |                 |        | ,      |
| imm[11:5]           | rs2          | rs1 | funct3   | imm[4:0]        | opcode | S-type |
|                     |              |     |          |                 |        | ,      |
| imm[12] $imm[10:5]$ | rs2          | rs1 | funct3   | imm[4:1] imm[11 | opcode | B-type |
|                     |              |     |          |                 |        | •      |
|                     | imm[31:12]   |     |          | rd              | opcode | U-type |
|                     |              |     |          |                 |        | •      |
| imm[20] $imm[10]$   | 0:1] imm[11] | imm | [19:12]  | $_{ m rd}$      | opcode | J-type |

Добавились еще два типа В и J, как видно по рисунку, они различаются только кодирование imm.

Нужно сказать пару слов о соглашениях насчет регистров.

| Register | ABI Name | Description                       | Saver  |
|----------|----------|-----------------------------------|--------|
| x0       | zero     | Hard-wired zero                   |        |
| x1       | ra       | Return address                    | Caller |
| x2       | sp       | Stack pointer                     | Callee |
| x3       | gp       | Global pointer                    | _      |
| x4       | tp       | Thread pointer                    | _      |
| x5       | t0       | Temporary/alternate link register | Caller |
| x6-7     | t1-2     | Temporaries                       | Caller |
| x8       | s0/fp    | Saved register/frame pointer      | Callee |
| x9       | s1       | Saved register                    | Callee |
| x10-11   | a0-1     | Function arguments/return values  | Caller |
| x12-17   | a2-7     | Function arguments                | Caller |
| x18-27   | s2-11    | Saved registers                   | Callee |
| x28-31   | t3-6     | Temporaries                       | Caller |

Соглашения следующие: x0(zero) - специальный регистр - он всегда хранит 0, x1(ra) - регистр для хранения адреса возврата из подпрограммы. x2(sp) - хранит ссылку на вершину стека, x3(gp) - хранит адрес области глобальных данных, регистры x5 - x7, x28 - x31 (t0 - t6) можно использовать свободно. x10 - x11(a0 - a1) - служат как аргументы функции и возвращаемые значения, x12 - x17 (a2 - a7) - используются только, как аргументы функции. x8(s0) - используется для хранения ссылки на область данных текущей подпрограммы. x8, x9, x18 - x27 (s0 - s11) - нужно восстановить в исходные значения, перед выходом из подпрограммы.

Описывать принцип и результат работы каждой инструкции не является целесообразным, так как задача работы не состоит в исполнении этих инструкций.

## структуры файла ELF.

elf файл (executable b linkable format) - специальный файл, которые может использоваться для исполнения или сборки исполняемого файла. В данном файле нас интересуют лишь две секции: .symtab, .text. После ознакомления со спецификацией становится понятно, что в самом начале файла мы имеем некоторое количество байт, которые предоставляют нам информацию о всем остальном файле. Начнем с парсинга .symtab. Сначала нам нужно найти эту секцию, нужно распарсить заголовки секций, которые содержатся в таблице заголовков секций. Адрес на эту таблицу получаем из главного заголовка, который парсили в самом начале. Так мы найдем не только .symtab, но и .text. Конечно, для того чтобы найти, мы будем ориентироваться на имя, которое мы можем получить и таблицы строк файла, адрес на которую находиться в главном заголовке. Имя - это индекс в таблице строк. Сама таблица строк представляет собой скорее не таблицу, а список строк, которые разделены нуль-терминатором. Для того чтобы распарсить .symtab, нужно просто вывести все его элементы, которое являются структурами, которое содержат нужную нам информацию.

Figure 1-15. Symbol Table Entry

```
typedef struct {
    Elf32_Word st_name;
    Elf32_Addr st_value;
    Elf32_Word st_size;
    unsigned char st_info;
    unsigned char st_other;
    Elf32_Half st_shndx;
} Elf32_Sym;
```

name, value, size просто выводим. type, bind рассчитываются из st\_info, vis из st\_other. Здесь не обращаем внимание на #define, просто пользуемся следующими формулами:

```
#define ELF32_ST_BIND(i) ((i)>>4)
#define ELF32_ST_TYPE(i) ((i)&0xf)
```

Для vis используем следующее:

```
#define ELF32_ST_VISIBILITY(o) ((o)&0x3)
```

bind, type и vis ставятся в соответствие с следующими таблицами:

Figure 4-17: Symbol Binding

| Name       | Value |
|------------|-------|
| STB_LOCAL  | 0     |
| STB_GLOBAL | 1     |
| STB_WEAK   | 2     |
| STB_L00S   | 10    |
| STB_HIOS   | 12    |
| STB_LOPROC | 13    |
| STB_HIPROC | 15    |

Figure 4-18: Symbol Types

| Name        | Value |
|-------------|-------|
| STT_NOTYPE  | 0     |
| STT_OBJECT  | 1     |
| STT_FUNC    | 2     |
| STT_SECTION | 3     |
| STT_FILE    | 4     |
| STT_COMMON  | 5     |
| STT_TLS     | 6     |
| STT_L00S    | 10    |
| STT_HIOS    | 12    |
| STT_LOPROC  | 13    |
| STT_HIPROC  | 15    |

Figure 4-19: Symbol Visibility

| Name          | Value |
|---------------|-------|
| STV_DEFAULT   | 0     |
| STV_INTERNAL  | 1     |
| STV_HIDDEN    | 2     |
| STV_PROTECTED | 3     |

Индекс получаем, как номер секции, к которой относится данный элемент, если элемент не относится ни к одной секции то выводим ABS, если имя секции пустое, то выводим UNDEF.

Имя самого элемента получаем таким же образом, как получали имя секции, только нужно обратиться к другой таблице строк, которая находится в секции .strtab.

Парсинг секции .text. Тут все проще, мы всего лишь берем по 4 байта и декодируем инструкцию, и так пока не пройдем всю секцию.

## оаврфарвыраодОписание работы кода.

Описание работы кода не будет слишком длинным, так как почти все моменты были изложены ранее. Код написан на языке С++, и состоит из двух файлов: elf\_data.h - это файл в котором находятся данные связанные с эльф файлом. main.cpp - основной код, которые производит парсинг и дизассемблирование. В начале производим проверки связанные с типом файла и ISA: проверяем, что данный нам файл elf-файл, что делается с помощью данных из главного заголовка, также проверяем, используя главный заголовок, что мы имеем 32 битный elf-файл и что ISA комманд из данного файла - это RISC-V. Дальше парсим таблицу заголовков секций и ищем три секции: .symtab, .text, .strtab. Далее происходит первичный парсинг .symtab, чтобы найти метки, а также вызываем функцию add\_labels, которая добавляет недостающие метки(адреса, на которые происходят переходы). Дальше производим парсинг .text. Здесь просто вызываем функцию рагѕе\_соmmand, которая просто определяет команду и выводит её. Парсинг происходит с использованием данной таблицы:

#### RV32I Base Instruction Set

| imm[31:12] rd 0110111 LUI |                          |       |     |                  |              |          |  |  |  |
|---------------------------|--------------------------|-------|-----|------------------|--------------|----------|--|--|--|
|                           | imm[31:12]<br>imm[31:12] |       | rd  | 0010111          | LUI<br>AUIPC |          |  |  |  |
| r 1                       |                          |       |     | rd               |              |          |  |  |  |
| imm[20 10:1 11 19:12]     |                          |       | 000 | rd               | 1101111      | JAL      |  |  |  |
| imm[11                    | 1                        | rs1   | 000 | rd               | 1100111      | JALR     |  |  |  |
| imm[12 10:5]              | rs2                      | rs1   | 000 | imm[4:1 11]      | 1100011      | BEQ      |  |  |  |
| imm[12 10:5]              | rs2                      | rs1   | 001 | imm[4:1 11]      | 1100011      | BNE      |  |  |  |
| imm[12 10:5]              | rs2                      | rs1   | 100 | imm[4:1 11]      | 1100011      | BLT      |  |  |  |
| imm[12 10:5]              | rs2                      | rs1   | 101 | imm[4:1 11]      | 1100011      | BGE      |  |  |  |
| imm[12 10:5]              | rs2                      | rs1   | 110 | imm[4:1 11]      | 1100011      | BLTU     |  |  |  |
| imm[12 10:5]              | rs2                      | rs1   | 111 | imm[4:1 11]      | 1100011      | BGEU     |  |  |  |
| imm[11                    | ,                        | rs1   | 000 | rd               | 0000011      | LB       |  |  |  |
| imm[11                    |                          | rs1   | 001 | rd               | 0000011      | LH       |  |  |  |
| imm[11                    |                          | rs1   | 010 | rd               | 0000011      | LW       |  |  |  |
| imm[11]                   |                          | rs1   | 100 | rd               | 0000011      | LBU      |  |  |  |
| imm[11                    | :0]                      | rs1   | 101 | rd               | 0000011      | LHU      |  |  |  |
| imm[11:5]                 | rs2                      | rs1   | 000 | imm[4:0]         | 0100011      | SB       |  |  |  |
| imm[11:5]                 | rs2                      | rs1   | 001 | imm[4:0]         | 0100011      | SH       |  |  |  |
| imm[11:5]                 | rs2                      | rs1   | 010 | imm[4:0]         | 0100011      | SW       |  |  |  |
| imm[11                    | :0]                      | rs1   | 000 | rd               | 0010011      | ADDI     |  |  |  |
| imm[11                    | [0]                      | rs1   | 010 | rd               | 0010011      | SLTI     |  |  |  |
| imm[11                    | [0]                      | rs1   | 011 | rd               | 0010011      | SLTIU    |  |  |  |
| imm[11                    | :0]                      | rs1   | 100 | rd               | 0010011      | XORI     |  |  |  |
| imm[11                    | :0]                      | rs1   | 110 | rd               | 0010011      | ORI      |  |  |  |
| imm[11                    | :0]                      | rs1   | 111 | rd               | 0010011      | ANDI     |  |  |  |
| 0000000                   | shamt                    | rs1   | 001 | rd               | 0010011      | SLLI     |  |  |  |
| 0000000                   | shamt                    | rs1   | 101 | rd               | 0010011      | SRLI     |  |  |  |
| 0100000                   | shamt                    | rs1   | 101 | rd               | 0010011      | SRAI     |  |  |  |
| 0000000                   | rs2                      | rs1   | 000 | rd               | 0110011      | ADD      |  |  |  |
| 0100000                   | rs2                      | rs1   | 000 | rd               | 0110011      | SUB      |  |  |  |
| 0000000                   | rs2                      | rs1   | 001 | rd               | 0110011      | SLL      |  |  |  |
| 0000000                   | rs2                      | rs1   | 010 | $_{\mathrm{rd}}$ | 0110011      | SLT      |  |  |  |
| 0000000                   | rs2                      | rs1   | 011 | rd               | 0110011      | SLTU     |  |  |  |
| 0000000                   | rs2                      | rs1   | 100 | rd               | 0110011      | XOR      |  |  |  |
| 0000000                   | rs2                      | rs1   | 101 | rd               | 0110011      | SRL      |  |  |  |
| 0100000                   | rs2                      | rs1   | 101 | rd               | 0110011      | SRA      |  |  |  |
| 0000000                   | rs2                      | rs1   | 110 | rd               | 0110011      | OR       |  |  |  |
| 0000000                   | rs2                      | rs1   | 111 | rd               | 0110011      | AND      |  |  |  |
| fm pre                    |                          | rs1   | 000 | rd               | 0001111      | FENCE    |  |  |  |
| 000000000                 |                          | 00000 | 000 | 00000            | 1110011      | ECALL    |  |  |  |
| 00000000                  |                          | 00000 | 000 | 00000            | 1110011      | EBREAK   |  |  |  |
|                           | 7001                     | 00000 | 000 | 00000            | 1110011      | LDIGDAIN |  |  |  |

### RV32M Standard Extension

| 0000001 | rs2 | rs1 | 000 | $^{\mathrm{rd}}$ | 0110011 | MUL    |
|---------|-----|-----|-----|------------------|---------|--------|
| 0000001 | rs2 | rs1 | 001 | $^{\mathrm{rd}}$ | 0110011 | MULH   |
| 0000001 | rs2 | rs1 | 010 | $^{\mathrm{rd}}$ | 0110011 | MULHSU |
| 0000001 | rs2 | rs1 | 011 | $^{ m rd}$       | 0110011 | MULHU  |
| 0000001 | rs2 | rs1 | 100 | $^{\mathrm{rd}}$ | 0110011 | DIV    |
| 0000001 | rs2 | rs1 | 101 | $^{ m rd}$       | 0110011 | DIVU   |
| 0000001 | rs2 | rs1 | 110 | $^{\mathrm{rd}}$ | 0110011 | REM    |
| 0000001 | rs2 | rs1 | 111 | $^{\mathrm{rd}}$ | 0110011 | REMU   |

Также не забываем выводить метки, когда попадаем на адрес, который связан с ними.

Наконец производим финальный парсинг .symtab, который уже выводит эту секцию. Значения каждого элемента получаем с помощью следующих функций, из названий которых понятно их предназначение: get\_symtab\_elem\_bind, get\_symtab\_elem\_type, get\_symtab\_elem\_vis, get\_symtab\_elem\_index. Забыл сказать, что весь наш файл читается в buffer из, которого мы достаем нужные данные.

### Результат работы.

.text 00010074 <main>: 10074: ff010113 addi sp, sp, -16 00112623 10078: ra, 12(sp) SW 1007c: 030000ef ra, 0x100ac <mmul> jal 10080: 00c12083 ra, 12(sp) lw 10084: 00000513 addi a0, zero, 0 10088: 01010113 addi sp, sp, 16 1008c: 00008067 jalr zero, 0(ra) zero, zero, 0 10090: 00000013 addi 10094: 00100137 sp, 0x100 lui 10098: fddff0ef ra, 0x10074 <main> jal 1009c: 00050593 a1, a0, 0 addi a7, zero, 10 100a0: 00a00893 addi unknown\_instruction 100a4: 0ff0000f 100a8: 00000073 ecall 000100ac <mmul>: 100ac: 00011f37 lui t5, 0x11 a0, t5, 292 100b0: 124f0513 addi addi a0, a0, 1620 100b4: 65450513 t5, t5, 292 100b8: 124f0f13 addi t0, gp, -448 100bc: e4018293 addi 100c0: fd018f93 addi t6, gp, -48 100c4: t4, zero, 40 02800e93 addi 000100c8 <L2>: 100c8: addi t3, a0, -20 fec50e13 100cc: 000f0313 addi t1, t5, 0 a7, t6, 0 100d0: 000f8893 addi a6, zero, 0 100d4: 00000813 addi 000100d8 <L1>: 100d8: 00088693 addi a3, a7, 0 a5, t3, 0 100dc: 000e0793 addi a2, zero, 0 100e0: 00000613 addi

000100e4

<L0>:

| 100e4: | 00078703 | 1b   | a4, 0(a5)                 |
|--------|----------|------|---------------------------|
| 100e8: | 00069583 | 1h   | a1, 0(a3)                 |
| 100ec: | 00178793 | addi | a5, a5, 1                 |
| 100f0: | 02868693 | addi | a3, a3, 40                |
| 100f4: | 02b70733 | mul  | a4, a4, a1                |
| 100f8: | 00e60633 | add  | a2, a2, a4                |
| 100fc: | fea794e3 | bne  | a5, a0, 0x100e4 <l0></l0> |
| 10100: | 00c32023 | SW   | a2, 0(t1)                 |
| 10104: | 00280813 | addi | a6, a6, 2                 |
| 10108: | 00430313 | addi | t1, t1, 4                 |
| 1010c: | 00288893 | addi | a7, a7, 2                 |
| 10110: | fdd814e3 | bne  | a6, t4, 0x100d8 <l1></l1> |
| 10114: | 050f0f13 | addi | t5, t5, 80                |
| 10118: | 01478513 | addi | a0, a5, 20                |
| 1011c: | fa5f16e3 | bne  | t5, t0, 0x100c8 <l2></l2> |
| 10120: | 00008067 | jalr | zero, 0(ra)               |

#### .symtab

| •                 |    |                  |      |         |        |         |       |         |
|-------------------|----|------------------|------|---------|--------|---------|-------|---------|
| Symbo             | 1  | Value            | Size | Type    | Bind   | Vis     | Ind   | ex Name |
| [ 6               | 9] | 0x0              | 0    | NOTYPE  | LOCAL  | DEFAULT | UNDEF |         |
| [ 1               | L] | 0x10074          | 0    | SECTION | LOCAL  | DEFAULT | 1     |         |
| [ 2               | 2] | 0x11124          | 0    | SECTION | LOCAL  | DEFAULT | 2     |         |
| [ 3               | 3] | 0x0              | 0    | SECTION | LOCAL  | DEFAULT | 3     |         |
| [ 4               | 1] | 0x0              | 0    | SECTION | LOCAL  | DEFAULT | 4     |         |
| [ 5               | 5] | 0x0              | 0    | FILE    | LOCAL  | DEFAULT | ABS   | test.c  |
| [ 6<br>global_po  |    | 0x11924<br>ter\$ | 0    | NOTYPE  | GLOBAL | DEFAULT | ABS   |         |
| [ 7               | 7] | 0x118F4          | 800  | ОВЈЕСТ  | GLOBAL | DEFAULT | 2     | b       |
| [ 8<br>SDATA_BEG  | -  | 0x11124<br>—     | 0    | NOTYPE  | GLOBAL | DEFAULT | 1     |         |
| [ 9               | 9] | 0x100AC          | 120  | FUNC    | GLOBAL | DEFAULT | 1     | mmul    |
| [ 10              | 9] | 0x0              | 0    | NOTYPE  | GLOBAL | DEFAULT | UNDEF | _start  |
| [ 11              | L] | 0x11124          | 1600 | ОВЈЕСТ  | GLOBAL | DEFAULT | 2     | с       |
| [ 12<br>BSS_END   | _  | 0x11C14          | 0    | NOTYPE  | GLOBAL | DEFAULT | 2     |         |
| [ 13<br>bss_start | -  | 0x11124          | 0    | NOTYPE  | GLOBAL | DEFAULT | 2     |         |

| [           | 14] 0x10074         | 28 FUNC    | GLOBAL | DEFAULT | 1 main   |
|-------------|---------------------|------------|--------|---------|----------|
| [<br>DATA_B | 15] 0x11124<br>EGIN | 0 NOTYPE   | GLOBAL | DEFAULT | 1        |
| [           | 16] 0x11124         | 0 NOTYPE   | GLOBAL | DEFAULT | 1 _edata |
| [           | 17] 0x11C14         | 0 NOTYPE   | GLOBAL | DEFAULT | 2 _end   |
| [           | 18] 0x11764         | 400 OBJECT | GLOBAL | DEFAULT | 2 a      |
|             |                     |            |        |         |          |

#### Список источников.

- 1. <a href="https://en.wikipedia.org/wiki/Reduced">https://en.wikipedia.org/wiki/Reduced</a> instruction set computer
- 2. <a href="https://en.wikipedia.org/wiki/Complex">https://en.wikipedia.org/wiki/Complex</a> instruction set computer
- 3. <a href="https://uneex.org/LecturesCMC/ArchitectureAssembler2022">https://uneex.org/LecturesCMC/ArchitectureAssembler2022</a>
- 4. <a href="https://refspecs.linuxfoundation.org/elf/elf.pdf">https://refspecs.linuxfoundation.org/elf/elf.pdf</a>
- 5. <a href="https://github.com/riscv/riscv-isa-manual/releases/download/Ratified-IMAFDQC/riscv-spec-20191213.pdf">https://github.com/riscv/riscv-isa-manual/releases/download/Ratified-IMAFDQC/riscv-spec-20191213.pdf</a>
- 6. <a href="https://refspecs.linuxbase.org/elf/gabi4+/ch4.symtab.html">https://refspecs.linuxbase.org/elf/gabi4+/ch4.symtab.html</a>
- 7. <a href="https://github.com/riscv-non-isa/riscv-elf-psabi-doc/blob/master/riscv-elf.adoc">https://github.com/riscv-non-isa/riscv-elf-psabi-doc/blob/master/riscv-elf.adoc</a>

#### Листинг.

```
elf_data.h
   1. #ifndef DISASSEMBLER_ELF_DATA_H
   2. #define DISASSEMBLER ELF DATA H
   3.
   4. #include <cstdint>
   5. #include <fstream>
   6. #include <algorithm>
   typedef uint32_t Elf32_Addr;
   typedef uint16_t Elf32_Half;
   10.typedef uint32_t Elf32_Off;
   11.typedef int32_t Elf32_Sword;
   12.typedef uint32_t Elf32_Word;
   13.
   14.constexpr int EI_NIDENT = 16;
   15.constexpr int ELF_HEADER_SIZE = 52;
16.constexpr int EI_MAG0 = 0;
   17.constexpr int EI_MAG1 = 1;
   18.constexpr int EI_MAG2 = 2;
   19.constexpr int EI_MAG3 = 3;
   20.constexpr int EI_CLASS = 4;
   21.constexpr unsigned char EM_RISCV = 243;
   22.constexpr unsigned char ELFCLASS32 = 2;
   23.
   24.struct Elf32_Ehdr {
   25.
         unsigned char e_ident[EI_NIDENT];
                         e_type;
   26.
         Elf32_Half
   27.
         Elf32_Half
                         e_machine;
         Elf32_Word
   28.
                         e_version;
         Elf32_Addr
   29.
                         e_entry;
        Elf32_Off e_phoff;
   30.
         Elf32_Off e_shoff;
   31.
       Elf32 Word
                       e flags;
   32.
   33. Elf32_Half
                         e_ehsize;
   34.
        Elf32_Half
                        e_phentsize;
   35.
                        e_phnum;
        Elf32_Half
   36.
         Elf32_Half
                        e_shentsize;
   37.
         Elf32 Half
                         e_shnum;
   38.
         Elf32 Half
                         e shstrndx;
   39. };
   40.
   41.struct Elf32_Shdr {
        Elf32_Word
   42.
                          sh_name;
   43.
         Elf32 Word
                          sh_type;
   44.
         Elf32_Word
                          sh_flags;
   45.
         Elf32_Addr
                          sh_addr;
   46.
         Elf32_Off sh_offset;
   47.
         Elf32_Word
                         sh_size;
   48.
         Elf32_Word
                          sh_link;
   49.
         Elf32_Word
                          sh_info;
   50.
         Elf32_Word
                         sh_addralign;
   51.
         Elf32_Word
                          sh_entsize;
   52.};
   53.
   54.struct Elf32_Sym{
   55.
         Elf32 Word
                          st_name;
   56.
         Elf32_Addr
                          st_value;
   57.
         Elf32_Word
                          st_size;
   58.
         unsigned char st_info;
```

```
59.
          unsigned char st_other;
   60.
         Elf32_Half
                           st_shndx;
   61.};
   62.
   63.#endif //DISASSEMBLER_ELF_DATA_H
rv3.cpp
   1. #include <filesystem>
   2. #include <iostream>
   3. #include <fstream>
   4. #include <cstring>
   5. #include <vector>
   6. #include <cstdio>
   7. #include <array>
   8. #include <map>
   9.
   10.#include "elf_data.h"
   12.std::array<std::string, 32> reg_names = {
              "zero",
             "ra",
"sp",
"gp",
   14.
   15.
   16.
             "tp",
"t0",
"t1",
"t2",
   17.
   18.
   19.
   20.
             "s0" -
   21.
             "s0",
"s1",
   22.
             "a0",
   23.
             "a1",
"a2",
   24.
   25.
              "a3",
   26.
             "a4",
   27.
             "a5",
   28.
             "a6",
   29.
             "a7"
   30.
             a/",
"s2",
   31.
             "s2",
"s3",
   32.
             "s4"
   33.
             "s4",
"s5",
   34.
             "s6",
   35.
             "s7",
   36.
             "s8",
   37.
             "s9",
   38.
   39.
             "s10"
             "s11",
   40.
             "t3",
"t4",
   41.
   42.
             ι4",
"t5",
   43.
              "t6"
   44.
   45.};
   47.constexpr unsigned int rd = 0xF80;
   48.constexpr unsigned int rs1 = 0xF8000;
   49.constexpr unsigned int rs2 = 0x1F00000;
   51.std::map<Elf32_Addr, std::string> labels;
   52.unsigned int cnt = 0;
   53. FILE* out;
   54.
   55.std::string get_string(Elf32_Word index, char* buffer) {
```

```
56.
      size_t i = 0;
57.
      while (*(buffer + index + i) != '\0') {
58.
          ++i;
59.
60.
      return std::string(buffer + index, i);
61.}
62.
63.//parse symbtab element type
64.inline std::string get_symtab_elem_type(unsigned char info) {
      switch(info & 0xf) {
          case 0: return "NOTYPE";
66.
          case 1: return "OBJECT";
67.
          case 2: return "FUNC";
68.
          case 3: return "SECTION";
69.
          case 4: return "FILE";
70.
          case 13: return "LOPROC";
71.
          case 15: return "HIPROC";
72.
73.
      }
74.}
75.
76.//parse symbtab element bind
77.inline std::string get_symtab_elem_bind(unsigned char info) {
      switch(info >> 4) {
78.
          case 0: return "LOCAL";
79.
          case 1: return "GLOBAL";
80.
          case 2: return "WEAK":
81.
          case 13: return "LOPROC";
82.
          case 15: return "HIPROC";
83.
84.
      }
85.}
86.
87.//parse symbtab element visibility
88.inline std::string get_symtab_elem_vis(unsigned char other) {
89.
      switch(other & 0x3) {
          case 0: return "DEFAULT";
90.
          case 1: return "INTERNAL";
91.
          case 2: return "HIDDEN";
92.
          case 3: return "PROTECTED";
93.
94.
      }
95.}
96.
97.//parse symbtab element index
98.inline std::string get_symtab_elem_indx(
99.
          unsigned int shndx,
100.
             std::vector <Elf32_Shdr*>& elf_sections,
             char* &buffer,
101.
             unsigned int tab_start
102.
103.
         if (shndx >= elf_sections.size()) {
104.
             return "ABS";
105.
106.
         if (get_string(tab_start + elf_sections[shndx] -> sh_name,
107.
   buffer).empty()) {
             return "UNDEF":
108.
109.
110.
         return std::to_string(shndx);
111.
      }
112.
113.
      //get instruction opcode
      unsigned int get_opcode(Elf32_Word instruction) {
114.
115.
         return (instruction & 0x7f);
116.
      }
117.
```

```
118.
      //get instruction func3
      unsigned int get_func3(Elf32_Word instruction) {
119.
120.
         return (instruction & 0x3800) >> 12;
121.
122.
123.
      //get instruction func7
      unsigned int get_funct7(Elf32_Word instruction) {
124.
125.
         return (instruction & 0x7F000000) >> 25;
126.
127.
128.
      //get instruction part
      int get_part(Elf32_Word instruction, int mask, int offset) {
129.
         return (static_cast<int>(instruction) & mask) >> offset;
130.
131.
132.
133.
      // Add extra labels to map labels
134.
      void add_labels(Elf32_Addr addr, Elf32_Word instruction) {
         if (get_opcode(instruction) == 0b1101111) { // JAL
135.
136.
             Elf32\_Addr tmp\_addr = addr +
                                    (get_part(instruction, 0x7FE00000, 21)
137.
   << 1) +
138.
                                     (get_part(instruction, 0x100000, 20)
   << 11) +
139.
                                     (get_part(instruction, 0xFF000, 12) <<
   12) +
140.
                                    (get_part(instruction, 0x80000000, 31)
   << 20);
141.
             if (labels.find(tmp_addr) == labels.end()) {
                  labels.insert({tmp_addr, "L" + std::to_string(cnt)});
142.
143.
                 cnt++;
144.
             }
145.
         }
146.
         else if (get_opcode(instruction) == 0b1100011 &&
147.
   get_func3(instruction) == 0b000) { // BEQ
             Elf32\_Addr tmp\_addr = addr +
148.
                                    (get_part(instruction, 0xF00, 8) << 1)
149.
150.
                                    (get_part(instruction, 0x7E000000, 25)
   << 5) +
                                     (get_part(instruction, 0x80, 7) << 11)
151.
152.
                                    (get_part(instruction, 0x80000000, 31)
   << 12);
153.
             if (labels.find(tmp_addr) == labels.end()) {
                  labels.insert({tmp_addr, "L" + std::to_string(cnt)});
154.
155.
                 cnt++;
156.
         } else if (get_opcode(instruction) == 0b1100011 &&
   get_func3(instruction) == 0b001) { // BNE
158.
             Elf32_Addr tmp_addr = addr +
159.
                                     (get_part(instruction, 0xF00, 8) << 1)
                                     (get_part(instruction, 0x7E000000, 25)
160.
   << 5) +
161.
                                     (get_part(instruction, 0x80, 7) << 11)
                                     (get_part(instruction, 0x80000000, 31)
162.
   << 12);
163.
             if (labels.find(tmp_addr) == labels.end()) {
                  labels.insert({tmp_addr, "L" + std::to_string(cnt)});
164.
165.
                  cnt++;
166.
             }
```

```
} else if (get_opcode(instruction) == 0b1100011 &&
167.
   get_func3(instruction) == 0b100) { // BLT
168.
             Elf32_Addr tmp_addr = addr +
                                     (get_part(instruction, 0xF00, 8) << 1)
169.
170.
                                     (get_part(instruction, 0x7E000000, 25)
   << 5) +
                                    (get_part(instruction, 0x80, 7) << 11)
171.
                                     (get_part(instruction, 0x80000000, 31)
172.
   << 12);
173.
             if (labels.find(tmp_addr) == labels.end()) {
                  labels.insert({tmp_addr, "L" + std::to_string(cnt)});
174
175.
                  cnt++;
176.
             }
         } else if (get_opcode(instruction) == 0b1100011 &&
177.
   get_func3(instruction) == 0b101) {
             Elf32_Addr tmp_addr = addr +
178
                                    (get_part(instruction, 0xF00, 8) << 1)
179.
180.
                                     (get_part(instruction, 0x7E000000, 25)
   << 5) +
                                     (get_part(instruction, 0x80, 7) << 11)
181.
182.
                                     (get_part(instruction, 0x80000000, 31)
   << 12);
             if (labels.find(tmp_addr) == labels.end()) {
183.
                  labels.insert({tmp_addr, "L" + std::to_string(cnt)});
184.
185.
                 cnt++;
186.
         } else if (get_opcode(instruction) == 0b1100011 &&
187.
   get_func3(instruction) == 0b110) { // BLTU
188.
             Elf32_Addr tmp_addr = addr +
189.
                                     (get_part(instruction, 0xF00, 8) << 1)
                                    (get_part(instruction, 0x7E000000, 25)
190.
   << 5) +
191.
                                     (get_part(instruction, 0x80, 7) << 11)
192.
                                     (get_part(instruction, 0x80000000, 31)
   << 12);
             if (labels.find(tmp_addr) == labels.end()) {
193.
194.
                  labels.insert({tmp_addr, "L" + std::to_string(cnt)});
195.
                 cnt++;
196.
         } else if (get_opcode(instruction) == 0b1100011 &&
197.
   get_func3(instruction) == 0b111) { // BGEU
198.
             Elf32_Addr tmp_addr = addr +
199.
                                     (get_part(instruction, 0xF00, 8) << 1)
200.
                                     (get_part(instruction, 0x7E000000, 25)
   << 5) +
201.
                                     (get_part(instruction, 0x80, 7) << 11)
202.
                                     (get_part(instruction, 0x80000000, 31)
   << 12);
             if (labels.find(tmp_addr) == labels.end()) {
203.
                  labels.insert({tmp_addr, "L" + std::to_string(cnt)});
204.
205.
                 cnt++;
             }
206.
207.
         }
208.
      }
209.
```

```
210.
      //parse command
211.
      void parse_command(Elf32_Addr addr, Elf32_Word instruction) {
212.
          if (get_opcode(instruction) == 0b0110111) { // LUI
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, 0x%x\n",
213.
214.
                     addr,
215.
                     instruction,
                     "lui",
216.
217.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
                     get_part(instruction, 0x7FFFF800, 12)
218.
219.
              );
220.
221.
          else if (get_opcode(instruction) == 0b0010111) { // AUIPC
222.
223.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, 0x%x\n",
224.
                     addr,
225.
                     instruction,
                     "auipc",
226.
227.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
228.
                     get_part(instruction, 0x7FFFF800, 12)
229.
              );
230.
          }
231.
          else if (get_opcode(instruction) == 0b1100111 &&
232.
   get_func3(instruction) == 0b000) { // JALR
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %i(%s)\n",
233.
234.
                     addr,
235.
                     instruction,
236.
                     "jalr",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
237.
238.
                     get_part(instruction, 0xFFF00000, 20),
239.
                     reg_names[get_part(instruction, rs1, 15)].c_str()
240.
              );
241.
         }
242.
         else if (get_opcode(instruction) == 0b1101111) { // JAL
243.
              Elf32_Addr label_addr = addr +
244
                                       (get_part(instruction, 0x7FE00000,
245.
   21) << 1) +
246.
                                       (get_part(instruction, 0x100000, 20)
   << 11) +
                                       (get_part(instruction, 0xFF000, 12)
247.
   << 12) +
248.
                                       (get_part(instruction, 0x80000000,
   31) << 20);
249.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, 0x%x <%s>\n",
250.
                     addr,
251.
                     instruction,
252.
                     "jal",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
253.
                     label_addr,
254.
255.
                     labels[label_addr].c_str()
256.
              );
257
          }
258.
259.
          else if (get_opcode(instruction) == 0b1100011 &&
   get_func3(instruction) == 0b000) { // BEQ
260.
              Elf32\_Addr\ label\_addr\ =\ addr\ +
                                       (get_part(instruction, 0xF00, 8) <<
261.
   1) +
262.
                                       (get_part(instruction, 0x7E000000,
   25) << 5) +
263.
                                       (get_part(instruction, 0x80, 7) <<</pre>
   11) +
```

```
264.
                                        (get_part(instruction, 0x80000000,
   31) << 12);
                               %05x:\t%08x\t%7s\t%s, %s, 0x%x <%s>\n",
265.
              fprintf(out,"
266.
                     addr,
267.
                     instruction,
                     "beq",
268.
269.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
270.
                     reg_names[get_part(instruction, rs2, 20)].c_str(),
271.
                      label_addr,
                      labels[label_addr].c_str()
272.
273.
              );
         } else if (get_opcode(instruction) == 0b1100011 &&
274.
   get_func3(instruction) == 0b001) { // BNE
275.
              Elf32\_Addr\ label\_addr\ =\ addr\ +
                                        (get_part(instruction, 0xF00, 8) <<</pre>
276.
   1) +
277.
                                        (get_part(instruction, 0x7E000000,
   25) << 5) +
278.
                                        (get_part(instruction, 0x80, 7) <<</pre>
   11) +
279.
                                        (get_part(instruction, 0x80000000,
   31) << 12);
              fprintf(out,"
                               %05x:\t%08x\t%7s\t%s, %s, 0x%x <%s>\n",
280.
281.
                     addr,
282.
                     instruction,
283.
                     "bne",
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
284.
285.
                     reg_names[get_part(instruction, rs2, 20)].c_str(),
286.
                     label_addr,
                     labels[label_addr].c_str()
287.
288.
              );
289.
         } else if (get_opcode(instruction) == 0b1100011 &&
   get_func3(instruction) == 0b100) { // BLT
290.
              Elf32\_Addr\ label\_addr\ =\ addr\ +
                                        (get_part(instruction, 0xF00, 8) <<
291.
   1) +
292.
                                        (get_part(instruction, 0x7E000000,
   25) << 5) +
293.
                                        (get_part(instruction, 0x80, 7) <<</pre>
   11) +
294.
                                        (get_part(instruction, 0x80000000,
   31) << 12);
295.
              fprintf(out,"
                               %05x:\t%08x\t%7s\t%s, %s, 0x%x <%s>\n",
296.
                     addr,
297.
                     instruction,
                     "blt",
298.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
299.
                     reg_names[get_part(instruction, rs2, 20)].c_str(),
300.
301.
                      label addr,
                     labels[label_addr].c_str()
302.
303.
              );
          } else if (get_opcode(instruction) == 0b1100011 &&
   get_func3(instruction) == 0b101) { // BGE
305.
              Elf32\_Addr label\_addr = addr +
306.
                                        (get_part(instruction, 0xF00, 8) <<</pre>
   1) +
307.
                                        (get_part(instruction, 0x7E000000,
   25) << 5) +
308.
                                        (get_part(instruction, 0x80, 7) <<</pre>
   11) +
309.
                                        (get_part(instruction, 0x80000000,
   31) << 12);
310.
              fprintf(out,"
                               %05x:\t%08x\t%7s\t%s, %s, 0x%x <%s>\n",
```

```
311.
                     addr,
312.
                     instruction,
313.
                     "bge",
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
314.
                     reg_names[get_part(instruction, rs2, 20)].c_str(),
315.
316.
                     label_addr,
                     labels[label_addr].c_str()
317.
318.
              );
         } else if (get_opcode(instruction) == 0b1100011 &&
   get_func3(instruction) == 0b110) { // BLTU
320.
              Elf32\_Addr label\_addr = addr +
321.
                                       (get_part(instruction, 0xF00, 8) <<
   1) +
                                       (get_part(instruction, 0x7E000000,
322.
   25) << 5) +
323.
                                       (get_part(instruction, 0x80, 7) <<
   11) +
324.
                                       (get_part(instruction, 0x80000000,
   31) << 12);
325.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, 0x%x <%s>\n",
326.
                     addr,
327.
                     instruction,
                     "bltu",
328.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
329.
                     reg_names[get_part(instruction, rs2, 20)].c_str(),
330.
331.
                     label addr.
                     labels[label_addr].c_str()
332.
333.
              );
          } else if (get_opcode(instruction) == 0b1100011 &&
   get_func3(instruction) == 0b111) { // BGEU
335.
              Elf32\_Addr\ label\_addr\ =\ addr\ +
336.
                                       (get_part(instruction, 0xF00, 8) <<</pre>
   1) +
337.
                                       (get_part(instruction, 0x7E000000,
   25) << 5) +
338.
                                       (get_part(instruction, 0x80, 7) <<</pre>
   11) +
339.
                                       (get_part(instruction, 0x80000000,
   31) << 12);
340.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, 0x%x <%s>\n",
341.
                     addr,
342.
                     instruction,
                     "bgeu",
343.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
344.
                     reg_names[get_part(instruction, rs2, 20)].c_str(),
345.
346.
                     label_addr,
                     labels[label_addr].c_str()
347.
348
              );
349.
350.
         else if (get_opcode(instruction) == 0b00000011 &&
   get_func3(instruction) == 0b000) { // LB
352.
              fprintf(out,"
                             %05x:\t%08x\t%7s\t%s, %i(%s)\n",
                     addr,
353.
354.
                     instruction,
355.
                     "lb",
356.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
357.
                     get_part(instruction, 0xFFF00000, 20),
                     reg_names[get_part(instruction, rs1, 15)].c_str()
358.
359.
              );
         } else if (get_opcode(instruction) == 0b00000011 &&
360.
   get_func3(instruction) == 0b001) { // LH
              fprintf(out,"
361.
                              %05x:\t%08x\t%7s\t%s, %i(%s)\n",
```

```
362.
                     addr,
363.
                     instruction,
364.
                     "lh",
365.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
                     get_part(instruction, 0xFFF00000, 20),
366.
                     reg_names[get_part(instruction, rs1, 15)].c_str()
367.
368.
              );
          } else if (get_opcode(instruction) == 0b00000011 &&
369.
   get_func3(instruction) == 0b010) { // Lw
fprintf(out," %05x:\t%08x\t%
370.
                              %05x:\t%08x\t%7s\t%s, %i(%s)\n",
371.
                     addr,
372.
                     instruction,
                     "lw",
373.
374.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
375.
                     get_part(instruction, 0xFFF00000, 20),
376.
                     reg_names[get_part(instruction, rs1, 15)].c_str()
377.
              );
378
          } else if (get_opcode(instruction) == 0b0000011 &&
   get\_func3(instruction) == 0b100) { // LBU}
              fprintf(out,"
379.
                              %05x:\t%08x\t%7s\t%s, %i(%s)\n",
380.
                     addr,
381.
                     instruction,
                     "lbu",
382.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
383.
                     get_part(instruction, 0xFFF00000, 20),
384.
385.
                     reg_names[get_part(instruction, rs1, 15)].c_str()
386.
              );
387.
          } else if (get_opcode(instruction) == 0b00000011 &&
   get_func3(instruction) == 0b101) { // LHU
              fprintf(out," %05x:\t%08x\t%7s\t%s, %i(%s)\n",
388.
389.
                     addr,
390.
                     instruction,
                     "lhu",
391.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
392.
                     get_part(instruction, 0xFFF00000, 20),
393.
                     reg_names[get_part(instruction, rs1, 15)].c_str()
394.
395.
              );
396.
         }
397.
          else if (get_opcode(instruction) == 0b0100011 &&
398.
   get_func3(instruction) == 0b000) { // SB
399.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %i(%s)\n",
                      addr,
400.
401.
                      instruction,
402.
                      reg_names[get_part(instruction, rs2, 20)].c_str(),
403.
                      (get_part(instruction, 0xFE000000, 25) << 5) +
404.
   get_part(instruction, 0xF80, 7),
405
                      reg_names[get_part(instruction, rs1, 15)].c_str()
406.
              );
407.
          } else if (get_opcode(instruction) == 0b0100011 &&
   get_func3(instruction) == 0b001) { // SH
              fprintf(out," %05x:\t%08x\t%7s\t%s, %i(%s)\n",
408
409
                      addr,
410.
                      instruction,
411.
                      "sh",
412.
                      reg_names[get_part(instruction, rs2, 20)].c_str(),
                      (get_part(instruction, 0xFE000000, 25) << 5) +
413.
   get_part(instruction, 0xF80, 7),
414.
                      reg_names[get_part(instruction, rs1, 15)].c_str()
415.
          } else if (get_opcode(instruction) == 0b0100011 &&
   get_func3(instruction) == 0b010) { // SW
```

```
417.
                              %05x:\t%08x\t%7s\t%s, %i(%s)\n",
              fprintf(out,"
418.
                     addr,
419.
                     instruction,
420.
                     "sw",
421.
                      reg_names[get_part(instruction, rs2, 20)].c_str(),
                     (get_part(instruction, 0xFE000000, 25) << 5) +
422
   get_part(instruction, 0xF80, 7),
423.
                      reg_names[get_part(instruction, rs1, 15)].c_str()
424.
              );
425.
426.
         else if ( // SLLI
427.
428.
                  get_opcode(instruction) == 0b0010011 &&
429.
                  get_func3(instruction) == 0b001 &&
                  get_funct7(instruction) == 0b00000000
430.
431.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %i\n",
432.
433.
                     addr,
434.
                     instruction,
                     "slli",
435.
436.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
437.
438.
                     get_part(instruction, rs2, 20)
439
440.
         } else if ( // SRLI
                  get opcode(instruction) == 0b0010011 &&
441.
442.
                  get func3(instruction) == 0b101 &&
443.
                  get_funct7(instruction) == 0b00000000
444.
445
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %i\n",
446.
                     addr,
447.
                     instruction,
448.
                     "srli",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
449.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
450.
451.
                     get_part(instruction, rs2, 20)
452.
453.
         } else if ( // SRAI
454.
                  get_opcode(instruction) == 0b0010011 &&
455.
                  get_func3(instruction) == 0b101 &&
456.
                  get_funct7(instruction) == 0b0100000
457.
         ) {
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %i\n",
458.
459.
                     addr,
460.
                     instruction,
                     "slli",
461.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
462.
463.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
464.
                     get_part(instruction, rs2, 20)
465.
              );
466.
         } else if ( // ADD
                  get_opcode(instruction) == 0b0110011 &&
467.
                  get_func3(instruction) == 0b000 &&
468
469.
                  get_funct7(instruction) == 0b0000000
470.
471.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
472.
                     addr,
473.
                     instruction,
474.
                     "add",
475.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
476.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
477.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
478.
              );
```

```
479.
          } else if ( // SUB
480.
                   get_opcode(instruction) == 0b0110011 &&
481.
                   get_func3(instruction) == 0b000 &&
482.
                   get_funct7(instruction) == 0b0100000
483.
              fprintf(out,"
484.
                                %05x:\t%08x\t%7s\t%s, %s, %s\n",
                      addr,
485.
486.
                      instruction,
487.
                      "sub",
                      reg_names[get_part(instruction, rd, 7)].c_str(),
reg_names[get_part(instruction, rs1, 15)].c_str(),
reg_names[get_part(instruction, rs2, 20)].c_str()
488.
489.
490.
491.
              );
492.
          } else if ( // SLL
                   get_opcode(instruction) == 0b0110011 &&
493.
494.
                   get_func3(instruction) == 0b001 &&
                   get_funct7(instruction) == 0b00000000
495.
496.
497.
              fprintf(out,"
                                %05x:\t%08x\t%7s\t%s, %s, %s\n",
                      addr,
498.
499.
                      instruction,
500.
                      "sll",
                      reg_names[get_part(instruction, rd, 7)].c_str(),
501.
                      reg_names[get_part(instruction, rs1, 15)].c_str(),
502.
503.
                      reg_names[get_part(instruction, rs2, 20)].c_str()
504.
              );
          } else if ( // SLT
505.
506.
                   get_opcode(instruction) == 0b0110011 &&
507.
                   get_func3(instruction) == 0b010 &&
508.
                   get_funct7(instruction) == 0b0000000
509.
510.
              fprintf(out,"
                                %05x:\t%08x\t%7s\t%s, %s, %s\n",
511.
                      addr,
512.
                      instruction,
                      "slt",
513.
                      reg_names[get_part(instruction, rd, 7)].c_str(),
514.
515.
                      reg_names[get_part(instruction, rs1, 15)].c_str(),
516.
                      reg_names[get_part(instruction, rs2, 20)].c_str()
517.
          } else if ( // SLTU
518.
519.
                   get_opcode(instruction) == 0b0110011 &&
520.
                   get_func3(instruction) == 0b011 &&
                   get_funct7(instruction) == 0b0000000
521.
522.
              fprintf(out,"
523.
                                %05x:\t%08x\t%7s\t%s, %s, %s\n",
524.
                      addr,
525.
                      instruction,
526.
                      "sltu",
                      reg_names[get_part(instruction, rd, 7)].c_str(),
527.
                      reg_names[get_part(instruction, rs1, 15)].c_str(),
528.
529.
                      reg_names[get_part(instruction, rs2, 20)].c_str()
530.
          } else if ( // XOR
531
532.
                   get_opcode(instruction) == 0b0110011 &&
533.
                   get_func3(instruction) == 0b100 &&
534.
                   get_funct7(instruction) == 0b0000000
535.
              fprintf(out,"
                                %05x:\t%08x\t%7s\t%s, %s, %s\n",
536.
537.
                      addr,
                      instruction,
538.
                      "xor",
539.
540.
                      reg_names[get_part(instruction, rd, 7)].c_str(),
541.
                      reg_names[get_part(instruction, rs1, 15)].c_str(),
```

```
542.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
543.
              );
          } else if ( // SRL
544.
545.
                  get_opcode(instruction) == 0b0110011 &&
546.
                  get_func3(instruction) == 0b101 &&
                  get_funct7(instruction) == 0b00000000
547.
548.
549.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
550.
                     addr,
551.
                     instruction,
552.
                     "srl",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
553.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
554.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
555.
556.
              );
557.
          } else if ( // SRA
                  get_opcode(instruction) == 0b0110011 &&
558.
559
                  get_func3(instruction) == 0b101 &&
                  get_funct7(instruction) == 0b0100000
560.
561.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
562.
563.
                     addr,
                     instruction,
564.
                     "sra",
565.
566.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
567.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
                     reg_names[get_part(instruction, rs2, 20)].c_str()
568.
569.
              );
570.
          } else if ( // OR
                  get_opcode(instruction) == 0b0110011 &&
571.
572.
                  get_func3(instruction) == 0b110 &&
573.
                  get_funct7(instruction) == 0b0000000
574.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
575.
576.
                     addr,
577.
                     instruction,
578.
                     "or",
579.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
580.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
581.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
582.
          } else if ( // AND
583.
                  get_opcode(instruction) == 0b0110011 &&
584.
                  get_func3(instruction) == 0b111 &&
585.
586.
                  get_funct7(instruction) == 0b00000000
587.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
588.
589.
                     addr,
590.
                     instruction,
                     "and",
591.
592.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
593.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
                     reg_names[get_part(instruction, rs2, 20)].c_str()
594.
595.
              );
596.
          } else if ( // MUL
597.
                  get_opcode(instruction) == 0b0110011 &&
598.
                  get_func3(instruction) == 0b000 &&
                  get_funct7(instruction) == 0b0000001
599.
600.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
601.
                     addr,
602.
603.
                     instruction,
604.
                     "mul",
```

```
605.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
606.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
607.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
608.
              );
609.
         } else if ( // MULH
                  get_opcode(instruction) == 0b0110011 &&
610.
                  get_func3(instruction) == 0b001 &&
611.
612.
                  get_funct7(instruction) == 0b00000001
613.
         ) {
614.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
615.
                     addr,
616.
                     instruction,
617.
                     "mulh",
618.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
619.
620.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
621.
              );
         } else if ( // MULHSU
622
                  get_opcode(instruction) == 0b0110011 &&
623.
624.
                  get_func3(instruction) == 0b010 &&
625.
                  get_funct7(instruction) == 0b00000001
626.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
627.
                     addr,
628.
629.
                     instruction,
630.
                     "mulhsu",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
631.
632.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
                     reg_names[get_part(instruction, rs2, 20)].c_str()
633.
634.
635.
         } else if ( // MULHU
636.
                  get_opcode(instruction) == 0b0110011 &&
637.
                  get_func3(instruction) == 0b011 &&
                  get_funct7(instruction) == 0b00000001
638.
639.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
640.
                     addr,
641.
642.
                     instruction,
643.
                     "mulhu".
                     reg_names[get_part(instruction, rd, 7)].c_str(),
644.
645.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
646
                     reg_names[get_part(instruction, rs2, 20)].c_str()
647.
         } else if ( // DIV
648.
649.
                  get_opcode(instruction) == 0b0110011 &&
650.
                  get_func3(instruction) == 0b100 &&
                  get_funct7(instruction) == 0b0000001
651.
652.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
653.
654.
                     addr,
                     instruction,
655.
656.
                     "div",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
657
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
658.
659.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
660.
         } else if ( // DIVU
661.
                  get_opcode(instruction) == 0b0110011 &&
662.
                  get_func3(instruction) == 0b101 &&
663.
                  get_funct7(instruction) == 0b0000001
664.
665.
666.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
667.
                     addr,
```

```
668.
                     instruction,
669.
                     "divu",
670.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
671.
672.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
673.
         } else if ( // REM
674
675.
                  get_opcode(instruction) == 0b0110011 &&
                  get_func3(instruction) == 0b110 &&
676.
                  get_funct7(instruction) == 0b0000001
677.
678.
         ) {
             fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
679.
680.
                     addr.
681.
                     instruction,
                     "rem",
682.
683.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
684.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
685.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
686.
             );
         } else if ( // REMU
687.
688.
                  get_opcode(instruction) == 0b0110011 &&
689.
                  get_func3(instruction) == 0b111 &&
                  get_funct7(instruction) == 0b00000001
690.
691.
692.
              fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %s\n",
693.
                     addr,
694.
                     instruction,
695.
                     "remu",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
696.
697.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
698.
                     reg_names[get_part(instruction, rs2, 20)].c_str()
699.
             );
700.
         }
701.
         else if (get_opcode(instruction) == 0b0010011 &&
702.
   get_func3(instruction) == 0b000) { // ADDI
             fprintf(out,"
703.
                              %05x:\t%08x\t%7s\t%s, %s, %i\n",
704.
                     addr,
705.
                     instruction,
                     "addi",
706.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
707.
708
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
709.
                     get_part(instruction, 0xFFF00000, 20)
710.
              );
         } else if (get_opcode(instruction) == 0b0010011 &&
   get_func3(instruction) == 0b010) { // SLTI
             fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %i\n",
712.
713.
                     addr,
714.
                     instruction,
715.
                     "slti",
                     reg_names[get_part(instruction, rd, 7)].c_str(),
716.
717.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
718
                     get_part(instruction, 0xFFF00000, 20)
719.
             );
720
         } else if (get_opcode(instruction) == 0b0010011 &&
   get_func3(instruction) == 0b011) { // SLTIU
             fprintf(out,"
                              %05x:\t%08x\t%7s\t%s, %s, %i\n",
722.
                     addr,
723.
                     instruction,
                     "sltiu",
724.
725.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
726.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
727.
                     get_part(instruction, 0xFFF00000, 20)
```

```
728.
729.
         } else if (get_opcode(instruction) == 0b0010011 &&
   get_func3(instruction) == 0b100) { // XORI
             fprintf(out," %05x:\t%08x\t%7s\t%s, %s, %i\n",
730.
731.
                     addr,
732.
                     instruction,
                     "xori",
733.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
734.
735.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
736.
                     get_part(instruction, 0xFFF00000, 20)
737.
             );
         } else if (get_opcode(instruction) == 0b0010011 &&
738.
   get_func3(instruction) == 0b110) { // ORI
             fprintf(out,"
739.
                              %05x:\t%08x\t%7s\t%s, %s, %i\n",
740.
                     addr,
741.
                     instruction,
742.
                     "ori",
743.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
744.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
745.
                     get_part(instruction, 0xFFF00000, 20)
746.
              );
         } else if (get_opcode(instruction) == 0b0010011 &&
747.
   get_func3(instruction) == 0b111) { // ANDI
             fprintf(out,"
                            %05x:\t%08x\t%7s\t%s, %s, %i\n",
748.
749.
                     addr,
750.
                     instruction,
751.
                     "andi",
752.
                     reg_names[get_part(instruction, rd, 7)].c_str(),
753.
                     reg_names[get_part(instruction, rs1, 15)].c_str(),
                     get_part(instruction, 0xFFF00000, 20)
754.
755.
             );
756.
757.
         else if (instruction == 0b000000000000000000000001110011) { //
758.
   ECALL
             fprintf(out,"
                              %05x:\t%08x\t%7s\n", addr, instruction,
759.
   "ecall");
         } else if (instruction == 0b0000000000000000000000000001110011) {
760.
   // EBREAK
                              %05x:\t%08x\t%7s\n", addr, instruction,
761.
             fprintf(out,"
   "ebreak");
762.
         } else { // unknown_operation
             fprintf(out,"
                              %05x:\t%08x\t%7s\n", addr, instruction,
   "unknown_instruction");
764.
         }
765.
766.
767.
768.
      int main(int argc, char *argv[]) {
769.
         std::ifstream in;
770.
         std::filesystem::path input_file_name, output_file_name;
771.
772.
         if (argc == 3) {
773.
             input_file_name = argv[1];
774.
             output_file_name = argv[2];
775.
         } else {
             std::cerr << "Expected 2 arguments, found " << argc - 1 <<
776.
       << std::endl;
777.
             return 0;
778.
         }
779.
780.
         try {
781.
             in = std::ifstream(input_file_name, std::ios::in |
```

```
std::ios::binary); // construct byte stream
782.
              in.exceptions(std::ifstream::failbit);
783.
              uintmax_t size_of_file =
   std::filesystem::file_size(input_file_name);
785.
              char* buffer = new char[size_of_file];
786.
              in.read(buffer, static_cast<long>(size_of_file)); // read
   file
787.
788.
789.
              auto elf_header = reinterpret_cast<Elf32_Ehdr*>(buffer); //
  parse elf header
790.
              // check that we have elf
791.
              if (
792.
793.
                      elf_header -> e_ident[EI_MAG0] != 0x7f ||
                      elf_header -> e_ident[EI_MAG1] != 'E' ||
794.
                      elf_header -> e_ident[EI_MAG2] != 'L'
795
                      elf_header -> e_ident[EI_MAG3] != 'F'
796.
797.
              ) {
                  std::cout << "Provided for input file is not a elf</pre>
   file." << std::endl;</pre>
799.
                  return 0;
800.
801.
802.
              if (elf_header -> e_ident[EI_CLASS] == ELFCLASS32) {
                  std::cout << "Provided file is not a elf 32 bit file."
   << std::endl;
804.
                  return 0;
805.
              }
806.
807.
              // check that we have RISC-V
808.
              if (elf_header -> e_machine != EM_RISCV) {
                  std::cout << "Provided file does not support RISC-V." <</pre>
809.
   std::endl;
810.
                  return 0;
811.
              }
812.
813.
              // parse section header table
              std::vector<Elf32_Shdr*> elf_section_header_table(elf_header
   -> e_shnum);
             for (size_t i = 0; i < elf_header -> e_shnum; ++i) {
815.
816.
                  elf_section_header_table[i] =
                          reinterpret_cast<Elf32_Shdr*>(buffer +
817.
   elf_header -> e_shoff + elf_header -> e_shentsize * i);
818.
819.
              \ensuremath{//} find .symtab and .text section
820.
              Elf32_Shdr* symtab = nullptr;
821.
              Elf32_Shdr* text = nullptr;
822.
              Elf32_Shdr* strtab = nullptr;
823.
              unsigned int string_table_entry =
   elf_section_header_table[elf_header -> e_shstrndx] -> sh_offset;
825.
              for (Elf32_Shdr* &i : elf_section_header_table) {
                  if (get_string(string_table_entry + i -> sh_name,
826.
   buffer) == ".symtab") {
827.
                      symtab = i;
828.
                  if (get_string(string_table_entry + i -> sh_name,
829.
   buffer) == ".text") {
830.
                      text = i;
831.
832.
                  if (get_string(string_table_entry + i -> sh_name,
```

```
buffer) == ".strtab") {
833.
                      strtab = i;
834.
                  }
              }
835.
836.
837.
              //parse .symtab
              std::vector <Elf32_Sym*> elf_symtab(symtab -> sh_size /
838.
   sizeof(Elf32_Sym));
             for (size_t i = 0; i < elf_symtab.size(); ++i) {</pre>
839.
840.
                  elf_symtab[i] = reinterpret_cast<Elf32_Sym*>(buffer +
   symtab -> sh_offset + sizeof(Elf32_Sym) * i);
841.
              for (Elf32_Sym* &i : elf_symtab) {
842
                  if (!get_string(strtab->sh_offset + i->st_name,
843.
   buffer).empty()) {
844.
                      labels.insert({i->st_value,
   get_string(strtab->sh_offset + i->st_name, buffer)});
845.
846
              }
847.
              // parse .text
848.
849.
              if (text -> sh_size % 4 != 0) {
                  std::cout << "Expected file that contain 4 byte RISC-V
850.
   commands." << std::endl;</pre>
851.
                  return 0;
852.
              }
853.
854.
              out = fopen(argv[2], "w");
             fprintf(out, ".text\n");
855.
856.
857.
              for (size_t i = 0; i < text -> sh_size; i += 4) {
858.
                  add_labels(text -> sh_addr + i,
                              *reinterpret_cast<Elf32_Word*>(buffer + text
   -> sh_offset + i)
860.
                  );
861.
              }
862.
              for (size_t i = 0; i < text -> sh_size; i += 4) {
863.
                  if (labels.find(text -> sh_addr + i) != labels.end()) {
865.
                      fprintf(out, "%08x <%s>:\n",
                             text -> sh_addr + i,
866.
867.
                             labels[text -> sh_addr + i].c_str()
868.
                      );
869.
                  }
                  parse_command(text -> sh_addr + i,
   *reinterpret_cast<Elf32_Word*>(buffer + text -> sh_offset + i));
871.
              }
872.
873.
874.
875.
              // printing .symtab
              fprintf(out,"\n.symtab\n");
876.
              fprintf(out, "Symbol Value")
                                                       Size Type
                                                                      Bind
   Vis
             Index Name\n");
878.
              int num = 0;
879.
              for (Elf32_Sym* &i : elf_symtab) {
880.
                  fprintf(out,
                           "[%4i] 0x%-15X %5i %-8s %-8s %-8s %6s %s\n",
881.
882.
                          num,
883.
                          i -> st_value,
884.
                          i -> st_size,
885.
                          get_symtab_elem_type(i -> st_info).c_str(),
886.
                          get_symtab_elem_bind(i -> st_info).c_str(),
```

```
887.
                           get_symtab_elem_vis(i -> st_other).c_str(),
                           get_symtab_elem_indx(
888.
889.
                                   i -> st_shndx,
890.
                                   elf_section_header_table,
                                   buffer,
string_table_entry
891.
892.
893.
                                   ).c_str(),
894.
                           get_string(strtab -> sh_offset + i -> st_name,
   buffer).c_str()
895.
                           );
896.
                  ++num;
897.
898.
              delete[]buffer;
899.
          } catch (const std::ios_base::failure& e) {
900.
              std::cout << e.what() << std::endl;</pre>
901.
902.
         return 0;
903.
      }
904.
```